Architectural solutions for high-speed data processing demands of CERN LHC detectors with FPGA and high-level synthesis
autor
vastutusandmed
Sergei Devadze, Christine Elizabeth Nielsen, Dmitri Mihhailov, Peeter Ellervee
allikas
2024 IEEE Nordic Circuits and Systems Conference (NorCAS)
ilmumiskoht
Piscataway, New Jersey
kirjastus/väljaandja
ilmumisaasta
konverentsi nimetus, aeg
10th IEEE Nordic Circuits and Systems Conference, NORCAS 2024, 29-30 October 2024
konverentsi toimumispaik
Lund
ISBN
979-833151766-3
märkused
Bibliogr.: 12 ref
Open Access
Open Access
teaduspublikatsioon
teaduspublikatsioon
TTÜ struktuuriüksus
keel
inglise
võtmesõna
Scopus
klassifikaator
Devadze, S., Nielsen, C.E., Mihhailov, D., Ellervee, P. Architectural solutions for high-speed data processing demands of CERN LHC detectors with FPGA and high-level synthesis // 2024 IEEE Nordic Circuits and Systems Conference (NorCAS). Piscataway, New Jersey : IEEE, 2024. https://doi.org/10.1109/NorCAS64408.2024.10752490